[Free-software ]
Hauptseite » 2009 » November » 27 » AMD arbeitet an einem Parkplatz-Core-Prozessoren
17:50
AMD arbeitet an einem Parkplatz-Core-Prozessoren
Während geplant für Februar nächsten Jahres die Konferenz ISSCC 2010 (International Solid-State Circuit Conference) AMD plant neue x64-Prozessoren, die in den 32-Nanometer-Verfahrens zur Herstellung von Silizium-waflach Typ SOI (Silicon-On-Insulator) entstehen zu starten. Die besondere Funktion dieser Systeme wird Betriebsart (oder vielmehr idle mode), so. Zero-Power Gated, in dem die nicht verwendeten Kerne praktisch abgeschnitten von der Macht. Eine solche Funktion wurde auch von der nächsten Generation von Intel Nehalem-Prozessoren werden, und wenn die einzelnen Kerne Core i5/i7 in tiefen Schlaf-Modus (C3 oder C6) gehen, dann sind sie besonderen Transistorschaltung eine komplett von der Versorgungsspannung und laden abgeschnitten laut Intel "fast Null Watt.

Windows 7, laut Hersteller, eine bessere Nutzung der erweiterten Energiespar-Funktionen als ihre Vorgänger, da das aktuelle System aus Redmond, dass die entwickelten die besondere Funktion Core Parkplatz. Unter dem Rahmen, versucht der Planer des Betriebssystems, das System mit wenig, um die bestehenden Prozesse mit einem Single-Core-CPU-Link, sodass andere in einen langen tiefen Schlaf-Modus gewechselt werden, zu laden. Bis jetzt, die Energieeinsparungen in Multi-Prozessor AMD verwendet die Methode auf verschiedene Einzel-Core-Taktfrequenz, die wiederum in den meisten Intel-Prozessoren finden - für alle Systeme Nehalem-Kerne, die nicht in der Lage sind, schlafen, arbeiten mit der gleichen Häufigkeit Timing.

Informationen über die Präsentation von AMD über die vorläufigen Pläne für die Konferenz ist sehr lakonisch ISSCCPDF, vor allem nicht wissen, welches der 32-Nanometer-Prozessoren im Jahr 2011 angekündigt wurden, werden mit dem Mechanismus ausgestattet werden beschrieben.

Vermutlich handelt es sich nicht um Bobcat Kerne, weil sie den Stromverbrauch von weniger als 1 Watt vorzuweisen haben, inzwischen in die Tagesordnung ISSCC System genannt ist von 2,5 bis 25 Watt - abgesehen von natürlich-Modus von Zero-Power Gated sammeln. Würden sind daher mit Bulldozer-Kerne oder die Llano, aber nach den aktuellen Spekulationen in der ersten Quad-Core-Prozessor mit integrierter Grafik-Einheit wird nicht verwendet oder Bobcat oder Bulldozer, aber die konvertierte Version der aktuellen Technologien D10.

Angekündigt x64-Kern in jedem Fall - abgesehen von den Second-Level-Cache - 35 Millionen Transistoren enthalten und besetzen 9,69 Quadratmillimeter von Siliziumscheiben. Die maximale Taktfrequenz gibt mehr als 3 GHz, AMD mit der der Prozessor wird wahrscheinlich in einer Situation der Volllast werden, um diese 25 Watt Leistung zu holen. Im Fall der vier Prozessor-Cores, die Gesamtheit der Macht in einer solchen Situation wäre Volllast 100 Watt - und das Ergebnis wäre ähnlich, um die Leistungsfähigkeit moderner Prozessoren.

Llano komplettes System mit vier CPU-Kernen, zusätzlichen Speicher-Cache, eine integrierte Grafik-Chip, und Controller (zB für Speicher und HyperTransport-Mechanismus) sollte auch nach AMD, mehr als eine Milliarde Transistoren.
Aufrufe: 1049 | Hinzugefügt von: free-software | Bewertung: 0.0/0
Kommentare insgesamt: 0
Nur registrierte Benutzer können Kommentare hinzufügen.
[ Registrierung | Login ]